Page 12 of 63 results (0.014 seconds)

CVSS: 5.5EPSS: 0%CPEs: 190EXPL: 0

Insufficient bounds checking in System Management Unit (SMU) may cause invalid memory accesses/updates that could result in SMU hang and subsequent failure to service any further requests from other components. Una comprobación de límites insuficiente en System Management Unit (SMU) puede causar accesos/actualizaciones de memoria no válidos que podrían resultar en el colapso de la SMU y la consiguiente incapacidad para atender otras peticiones de otros componentes • https://www.amd.com/en/corporate/product-security/bulletin/amd-sb-1027 • CWE-119: Improper Restriction of Operations within the Bounds of a Memory Buffer •

CVSS: 7.1EPSS: 0%CPEs: 88EXPL: 0

Insufficient input validation in ASP firmware for discrete TPM commands could allow a potential loss of integrity and denial of service. Una validación de entrada insuficiente en el firmware de ASP para comandos TPM discretos podría permitir una posible pérdida de integridad y una denegación de servicio. • https://www.amd.com/en/corporate/product-security/bulletin/amd-sb-1027 • CWE-20: Improper Input Validation •

CVSS: 7.5EPSS: 0%CPEs: 114EXPL: 0

Persistent platform private key may not be protected with a random IV leading to a potential “two time pad attack”. La clave privada de la plataforma persistente puede no estar protegida con un IV aleatorio, conllevando a un potencial "two time pad attack" • https://www.amd.com/en/corporate/product-security/bulletin/amd-sb-1021 • CWE-320: Key Management Errors CWE-330: Use of Insufficiently Random Values •

CVSS: 5.5EPSS: 0%CPEs: 114EXPL: 0

AMD System Management Unit (SMU) may experience an integer overflow when an invalid length is provided which may result in a potential loss of resources. AMD System Management Unit (SMU) puede experimentar un desbordamiento de enteros cuando se proporciona una longitud no válida, que puede resultar en una potencial pérdida de recursos • https://www.amd.com/en/corporate/product-security/bulletin/amd-sb-1021 • CWE-130: Improper Handling of Length Parameter Inconsistency CWE-190: Integer Overflow or Wraparound •

CVSS: 5.5EPSS: 0%CPEs: 114EXPL: 0

Failure to flush the Translation Lookaside Buffer (TLB) of the I/O memory management unit (IOMMU) may lead an IO device to write to memory it should not be able to access, resulting in a potential loss of integrity. Un fallo en el vaciado del Translation Lookaside Buffer (TLB) de la unidad de gestión de memoria de E/S (IOMMU) puede hacer que un dispositivo de E/S escriba en una memoria a la que no debería poder acceder, lo que puede provocar una pérdida de integridad. • https://www.amd.com/en/corporate/product-security/bulletin/amd-sb-1027 https://www.amd.com/en/corporate/product-security/bulletin/amd-sb-1028 • CWE-665: Improper Initialization CWE-668: Exposure of Resource to Wrong Sphere •